logo SBA

ETD

Archivio digitale delle tesi discusse presso l’Università di Pisa

Tesi etd-09112008-171450


Tipo di tesi
Tesi di laurea specialistica
Autore
TASSELLI, WILLIAM
URN
etd-09112008-171450
Titolo
Low Noise Amplifier a 24 GHz in tecnologia CMOS 90nm per sistemi radar anticollisioni single-chip in applicazioni automotive
Dipartimento
INGEGNERIA
Corso di studi
INGEGNERIA ELETTRONICA
Relatori
Relatore Ing. Zito, Domenico
Relatore Prof. Neri, Bruno
Relatore Ing. Pepe, Domenico
Parole chiave
  • 24-GHz Short-Range Radar
  • automotive
  • CMOS
  • Low Noise Amplifier
  • system-on-chip
Data inizio appello
30/09/2008
Consultabilità
Parziale
Data di rilascio
30/09/2048
Riassunto
Questo lavoro di tesi si focalizza sullo studio e la progettazione di una nuova topologia di amplificatore a basso rumore, basato su una tecnica di recente concezione denominata “Transformer-based Input Integrated Matching Cascode Amplifier” (TIIMCA) per la realizzazione dell'adattamento in ingresso ottimo sia in termini di trasferimento di potenza (adattamento complesso coniugato alla impedenza di sorgente, tipicamente 50 Ω) che in termini di cifra rumore.
Questa nuova topologia, che in realtà deriva da una classe di possibili soluzioni, consente, rispetto alle altre soluzioni allo stato dell'arte, di ottenere guadagni di potenza più elevati a parità di consumo di potenza.
Il caso di studio ottimizzato per applicazioni automotive di tipo short-range radar (SRR) a 24 GHz, progettato e implementato in tecnologia CMOS 90nm di ST-Microelectronics, presenta un adattamento in ingresso in termini di S11 pari a circa -30dB, un guadagno di potenza in termini di S21 di circa pari a 30 dB e una cifra di rumore di circa 1.8 dB, con un consumo di potenza associato di circa 30.3 mW e un punto di compressione a 1 dB riferito all’ingresso di -22 dBm, che rappresenta un insieme di prestazioni tra i migliori presenti in letteratura.
File