ETD system

Electronic theses and dissertations repository

 

Tesi etd-11172011-114039


Thesis type
Tesi di laurea specialistica
Author
CASSETTARI, RICCARDO
URN
etd-11172011-114039
Title
Studio e progettazione di un circuito digitale per il recupero del sincronismo di simbolo per un sistema TT&C satellitare
Struttura
INGEGNERIA
Corso di studi
INGEGNERIA ELETTRONICA
Commissione
relatore Ing. Rovini, Massimo
relatore Prof. Fanucci, Luca
Parole chiave
  • sincronismo di simbolo
  • TT&C
Data inizio appello
16/12/2011;
Consultabilità
parziale
Data di rilascio
16/12/2051
Riassunto analitico
Il lavoro di questa tesi si colloca all&#39;interno del progetto STAR, che <br>prevede lo sviluppo di un sistema Telemetry Tracking &amp; Command (TT&amp;C) <br>per satelliti di tipo Low Earth Orbit (LEO) con missioni d tipo Earth <br>Observation (EO), che integra il trasferimento di dati scientifici. In <br>STAR sono implementati i blocchi che effettuano il processing dei dati <br>ricevuti e dei dati da trasmettere ad eccezione dei blocchi che fanno <br>parte del Front-End a radiofrequenza. STAR deve inoltre comunicare con <br>On Board Computer (OBC) del satellite e con l&#39;unità che fornisce i dati <br>scientifici. In questa tesi è stato progettato un circuito digitale di <br>recupero del sincronismo di simbolo da implementare in STAR, che <br>fornisce i campioni su cui effettuare la decisione sul simbolo in modo <br>da avere minima probabilità di errore. Con uno studio dello stato <br>dell&#39;arte sono stati individuati i blocchi che compongono questi sistemi <br>e gli algoritmi che implementano. Gli algoritmi selezionati sono stati <br>analizzati sviluppando un modello in MATlab, con il quale sono stati <br>valutati anche gli effetti di un&#39;aritmetica a precisione finita. Infine <br>è stata fatta una descrizione VHDL del circuito, ne è stata verificata <br>la funzionalità ed è stata effettuata la sintesi su FPGA.<br>
File