ETD system

Electronic theses and dissertations repository

 

Tesi etd-03202017-124311


Thesis type
Tesi di laurea magistrale
Author
RENIERI, MATTEO
URN
etd-03202017-124311
Title
Analisi dei guasti in un sistema HVDC-VSC
Struttura
INGEGNERIA DELL'ENERGIA, DEI SISTEMI, DEL TERRITORIO E DELLE COSTRUZIONI
Corso di studi
INGEGNERIA ELETTRICA
Supervisors
relatore Barsali, Stefano
relatore Pelacchi, Paolo
Parole chiave
  • modello
  • AC
  • DC
  • continua
  • trifase
  • hvdc
  • MATLAB
  • simulink
  • HVDC
  • Sistemi Elettrici
  • Guasti
  • vsc
  • convertitori
  • simulazione
Data inizio appello
26/04/2017;
Consultabilità
Completa
Riassunto analitico
Negli ultimi anni, grazie anche all’avanzamento tecnologico nell’ambito dei componenti a semiconduttori, è aumentata l’attenzione sui sistemi di trasmissione dell’energia elettrica in corrente continua.
Nello specifico in quei sistemi che vanno ad impiegare la tecnologia a tensione impressa, identificati dalla sigla HVDC-VSC (High Voltage Direct Current – Voltage Source Converter).
Questi sistemi presentano innegabili vantaggi nella trasmissione di energia elettrica a lunga distanza e permettono di rendere più flessibile la gestione dei flussi di potenza, caratteristiche che si sposano perfettamente con le esigenze derivate dall’inarrestabile ascesa della produzione di energia elettrica da fonti rinnovabili e con quelle di integrazione per l’ottenimento di un'unica rete Europea.
Quello che il presente elaborato si prefissa di ottenere consiste nell’andare a presentare lo stato d’arte della tecnologia HVDC e nello specifico andare ad indagare il comportamento di questi sistemi in caso di guasto sulle linee, cercando di presentare soluzioni alle problematiche riscontrate.
Il tutto è proposto con l’ausilio di simulazioni svolte su un modello sviluppato in ambiente MATLAB-Simulink®, con il quale sono state simulate le varie casistiche di guasto.

File