Tesi etd-04052005-100113 |
Link copiato negli appunti
Tipo di tesi
Tesi di laurea vecchio ordinamento
Autore
VINCIS, VALERIO
URN
etd-04052005-100113
Titolo
Studio e progettazione di architetture PWM per amplificazione diretta di segnali audio digitali
Dipartimento
INGEGNERIA
Corso di studi
INGEGNERIA ELETTRONICA
Relatori
Relatore Roncella, Roberto
relatore Saponara, Sergio
relatore Terreni, Pierangelo
relatore Prof. Fanucci, Luca
relatore Saponara, Sergio
relatore Terreni, Pierangelo
relatore Prof. Fanucci, Luca
Parole chiave
- amplificatori audio
- amplificazione diretta
- architetture PWM
- PWM tri-state
Data inizio appello
26/04/2005
Consultabilità
Completa
Riassunto
Questa tesi studia diverse architetture per l’amplificazione diretta di segnali audio digitali di tipo PCM. In particolare è stata focalizzata l’attenzione su quattro soluzioni progettuali, tre (di cui due reazionate) con modulatore PWM a due livelli e una a catena diretta che utilizza una modulazione PWM tri-state.
Allo scopo di conoscere la validità delle architetture prese in esame e di confrontarle tra loro ne abbiamo realizzato dei modelli Simulink, sia della parte digitale che di quella analogica, che sono stati poi simulati con MATLAB utilizzando tipicamente segnali di ingresso di 1 kHz.
La parte digitale di elaborazione del segnale e successiva modulazione è stata descritta in VHDL e sintetizzata su FPGA e in tecnologia CMOS; in questo modo è stato possibile sia confrontare le architetture dal punto di vista della complessitá circuitale, che stimarne con maggiore precisione i consumi complessivi.
Gli studi fatti hanno dimostrato in primo luogo l’enorme peso che ha la qualità dello stadio di potenza sulle prestazioni di un amplificatore audio digitale, specie se non reazionato; inoltre hanno evidenziato la validità della PWM tri-state: questo tipo di modulazione non comporta un aumento rilevante dei costi di sintesi rispetto alla PWM a due livelli, tuttavia permette ad amplificatori a catena diretta di ottenere rendimenti del 98% e livelli di distorsione paragonabili a quelli di amplificatori reazionati.
Allo scopo di conoscere la validità delle architetture prese in esame e di confrontarle tra loro ne abbiamo realizzato dei modelli Simulink, sia della parte digitale che di quella analogica, che sono stati poi simulati con MATLAB utilizzando tipicamente segnali di ingresso di 1 kHz.
La parte digitale di elaborazione del segnale e successiva modulazione è stata descritta in VHDL e sintetizzata su FPGA e in tecnologia CMOS; in questo modo è stato possibile sia confrontare le architetture dal punto di vista della complessitá circuitale, che stimarne con maggiore precisione i consumi complessivi.
Gli studi fatti hanno dimostrato in primo luogo l’enorme peso che ha la qualità dello stadio di potenza sulle prestazioni di un amplificatore audio digitale, specie se non reazionato; inoltre hanno evidenziato la validità della PWM tri-state: questo tipo di modulazione non comporta un aumento rilevante dei costi di sintesi rispetto alla PWM a due livelli, tuttavia permette ad amplificatori a catena diretta di ottenere rendimenti del 98% e livelli di distorsione paragonabili a quelli di amplificatori reazionati.
File
Nome file | Dimensione |
---|---|
00frontespizio.pdf | 33.34 Kb |
01Riassunto.pdf | 25.39 Kb |
02Indice.pdf | 87.72 Kb |
03Abbreviazioni.pdf | 42.74 Kb |
04Simboli.pdf | 129.29 Kb |
05Introduzione.pdf | 56.69 Kb |
06Capitolo1.pdf | 195.72 Kb |
07Capitolo2.pdf | 641.59 Kb |
08Capitolo3.pdf | 406.33 Kb |
09Capitolo4.pdf | 289.08 Kb |
10Capitolo5.pdf | 163.23 Kb |
11Capitolo6.pdf | 140.39 Kb |
12Capitolo7.pdf | 88.05 Kb |
Riferime...afici.pdf | 115.84 Kb |
Contatta l’autore |